8735AY-31LF是一款功能强大的1:5差分-3.3V LVPECL时钟发生器。8735AY-31LF具有完全集成的PLL,可配置为零延迟缓冲器、乘法器或除法器,输出频率范围为15.625MHz至350MHz。参考分频器、反馈分频器和输出分频器都是可编程的,因此允许以下输出与输入频率比:8:1、4:1、2:1、1:1、1:2、1:4、1:8。外部反馈允许设备在输入时钟和输出时钟之间实现“零延迟”。PLL_SEL引脚可用于绕过PLL以进行系统测试和调试。在旁路模式下,参考时钟绕PLL布线并进入内部输出分频器。
特色
- 五个差分3.3V LVPECL输出对
- 可选择的差分时钟输入
- CLKx/nCLKx对可以接受以下差分输入电平:LVPECL、LVDS、LVHSTL、HCSL、SSTL
- 输出频率范围:15.625MHz至350MHz
- 输入频率范围:15.625MHz至350MHz
- VCO范围:250MHz至700MHz
- 具有可配置频率的“零延迟”时钟再生外部反馈
- 可编程分频器允许以下输出输入频率比:8:1、4:1、2:1、1:1、1:2、1:4、1:8
- 周期间抖动:60ps(最大值)
- 输出偏斜:35ps(最大值)
- 静态相位偏移:55ps±125ps
- 全3.3V电源电压
- 0°C至70°C环境工作温度
- 提供无铅(RoHS 6)封装
(图片:引出线)