ADC324x是一个高线性、超低功耗、双通道、14位、25-MSPS至125-MSPS、模数转换器(ADC)系列。这些设备专门设计用于支持具有大动态范围要求的高输入频率信号。输入时钟分频器为系统时钟架构设计提供了更大的灵活性,SYSREF输入实现了完整的系统同步。ADC324x系列支持串行低压差分信号(LVDS),以减少接口线的数量,从而实现高系统集成密度。串行LVDS接口为双线,每个ADC数据通过两个LVDS对串行化和输出。内部锁相环(PLL)将输入的ADC采样时钟相乘,以导出用于串行化来自每个通道的14位输出数据的位时钟。除了串行数据流之外,帧和位时钟也作为LVDS输出传输。
特色
- 双通道
- 14位分辨率
- 单电源:1.8 V
- 串行LVDS接口(SLVDS)
- 带1、-2、-4分频的灵活输入时钟缓冲器
- SNR=72.4 dBFS,SFDR=87 dBc
f中=70兆赫 - 超低功耗:
- 125 MSPS时为116 mW/Ch
- 信道隔离:105 dB
- 内部抖动和斩波器
- 支持多芯片同步
- 针对针兼容12位版本
- 包装:VQFN-48(7 mm×7 mm)