久芯网

P5020NXN1TNB

  • 描述:内核数量/总线宽度: 2核,64位 速度: 2GHz 处理器核心: PowerPC e500 供应商设备包装: 1295-FCPBGA(37.5x37.5) 工作温度: -40摄氏度~105摄氏度(TA)
  • 品牌:
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

数量 单价 合计
1+ 4105.85515 4105.85515
  • 库存: 0
  • 单价: ¥4,105.85515
  • 数量:
    - +
  • 总计: ¥4,105.86
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 图形加速度
  • 接口和显示控制单元 -
  • 安全性能 -
  • 部件状态 可供货
  • 辅助协同处理器/DSP -
  • 制造厂商
  • USB USB 2.0+PHY(2)
  • 工作温度 -40摄氏度~105摄氏度(TA)
  • RAM控制器 DDR3、DDR3L
  • SATA控制器 SATA 3Gbps(2)
  • 内核数量/总线宽度 2核,64位
  • 处理器核心 PowerPC e500
  • 以太网 1Gbps(5)、10Gbps(1)
  • 包装/外壳 1295-BBGA,FCBGA
  • 供应商设备包装 1295-FCPBGA(37.5x37.5)
  • 速度 2GHz
  • 输入/输出电压 1V
  • 特点 -

P5020NXN1TNB 产品详情

双核P5020NXN1TNB和单核P5010处理器基于基于Power Architecture®技术构建的e5500内核提供64位处理。这些产品的频率可扩展至2.0GHz,高速缓存容量大,每周期效率高,针对需要高单线程性能的控制平面和计算机应用。

P5平台利用了P4平台中首创的体系结构功能,包括用于低延迟的三级缓存层次结构、用于强大虚拟化支持的硬件管理程序、用于从核心卸载数据包处理任务的数据路径加速体系结构(DPAA)以及消除内部瓶颈的CoreNet®交换机结构。这实现了从P5平台到P4平台以及P3平台的架构兼容性。

特色

  • 2.0 GHz下提供的单或双64位e5500内核
  • 三级缓存层次结构:32KB I/D L1;每个核心512 KB私有L2;2 MB共享L3
  • 高达2.0 GHz,支持64位ISA(符合Power Architecture v2.06)
  • 三级指令:用户、主管、管理程序
  • 混合32位模式,支持传统软件并过渡到64位体系结构
  • 2.0 MB配置为双1 MB平台缓存
网络元素
  • 串行解串
    • 18通道,最高5 Gbps
    • 支持SGMII、Serial RapidIO®、XAUI、PCI Express®(PCIe)1.1/2.0版、SATA
  • 以太网接口
    • 10 Gbps以太网MAC
    • 五个1 Gbps以太网MAC
加速器和内存控制
  • 两个64位DDR3/3L SDRAM内存控制器,支持ECC和交织
    • 高达1300MT/s
  • 用于数据包处理的帧管理器
  • 用于监视、调度和工作负载分配的队列管理器
  • 加密算法加速的安全块
  • RAID5/6用于存储应用程序中的奇偶校验计算
  • 用于类型9和11消息的RapidIO消息管理器
  • 用于正则表达式搜索的模式匹配引擎
基本外围设备和互连
  • 最多四个PCIe 2.0/3.0控制器
  • 两个串行ATA(SATA 2.0)控制器
  • 两个带集成PHY的USB 2.0控制器
  • 增强型安全数字主机控制器(SD/MMC/EMC)
  • 两个I²C控制器
  • 两个DUARTs
其他功能
  • 用于在内核之间安全分区操作系统的硬件管理程序
  • 可靠的引导功能,确保只引导正确的代码,并且代码不会被反向工程
  • 该产品包含在NXP®的产品寿命计划中,在推出后至少可保证10年的供应


P5020NXN1TNB所属分类:微处理器,P5020NXN1TNB 由 设计生产,可通过久芯网进行购买。P5020NXN1TNB价格参考¥4105.855152,你可以下载 P5020NXN1TNB中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询P5020NXN1TNB规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部