这些正边沿触发触发器利用TTL电路来实现D型触发器逻辑。所有都有一个直接清除(CLR)\输入。ALS175和AS175B具有来自每个触发器的互补输出。
满足设置时间要求的数据(D)输入端的信息被传送到时钟脉冲正沿的输出端。时钟触发发生在特定的电压电平,并且与正向脉冲的转变时间不直接相关。当时钟(CLK)输入处于高电平或低电平时,D输入信号对输出没有影响。
这些电路与大多数TTL电路完全兼容。
特色
- ‘ALS174和‘AS174包含六个带单轨输出的触发器
- ALS175和AS175B包含四个带双轨输出的触发器
- 缓冲时钟和直接清除输入
- 应用程序包括:
- 缓冲区/存储寄存器
- 移位寄存器
- 图案生成器
- 全缓冲输出,最大限度地隔离外部干扰(仅限'AS)
这些正边沿触发触发器利用TTL电路来实现D型触发器逻辑。所有都有一个直接清除(CLR)\输入。ALS175和AS175B具有来自每个触发器的互补输出。
满足设置时间要求的数据(D)输入端的信息被传送到时钟脉冲正沿的输出端。时钟触发发生在特定的电压电平,并且与正向脉冲的转变时间不直接相关。当时钟(CLK)输入处于高电平或低电平时,D输入信号对输出没有影响。
这些电路与大多数TTL电路完全兼容。