该18位通用总线驱动器设计用于1.65-V至3.6V VCC操作。
从A到Y的数据流由输出启用(OE)\输入控制。当锁存使能(LE)输入为高时,设备在透明模式下操作。如果时钟(CLK)输入保持在高或低逻辑电平,则锁存A数据。如果LE为低,则在CLK从低到高转变时,A数据存储在锁存器/触发器中。当OE\高时,输出处于高阻抗状态。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
有源总线保持电路将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻器。
特色
- 德州仪器Widebus家族成员
- 工作电压为1.65 V至3.6 V
- 3.3 V时的最大tpd为3.6 ns
- 3.3 V时±24 mA输出驱动
- 总线保持数据输入无需外部上拉/下拉电阻器
- 根据JESD 17,锁存性能超过250 mA
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器型号(A115-A)