久芯网

EPM7032VLC44-20

  • 描述:宏单元数量: thirty-two 最大延迟时间 (tpd): 20纳秒 供应商设备包装: 44-PLCC(16.59x16.59) 工作温度: 0摄氏度~70摄氏度(TA) 安装类别: 表面安装
  • 品牌:
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 132

  • 库存: 89084
  • 单价: ¥16.51381
  • 数量:
    - +
  • 总计: ¥2,179.82
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 每个元件的位数 twenty-one
  • 部件状态 可供货
  • 输入/输出数量 thirty-six
  • 安装类别 表面安装
  • 制造厂商
  • 工作温度 0摄氏度~70摄氏度(TA)
  • 内部电源电压 4.75伏~5.25伏
  • 宏单元数量 thirty-two
  • 包装/外壳 44-LCC(J引线)
  • 可编程型 EE PLD
  • 最大延迟时间 (tpd) 20纳秒
  • 闸门数量 600
  • 供应商设备包装 44-PLCC(16.59x16.59)

EPM7032VLC44-20 产品详情

The MAX 7000 family of high-density, high-performance PLDs is based on Altera’s second-generation MAX architecture. Fabricated with advanced CMOS technology, the EEPROM-based MAX 7000 family provides 600 to 5,000 usable gates, ISP, pin-to-pin delays as fast as 5 ns, and counter speeds of up to 175.4 MHz. MAX 7000S devices in the -5, -6, -7, and -10 speed grades as well as MAX 7000 and MAX 7000E devices in -5, -6, -7, -10P, and -12P speed grades comply with the PCI Special Interest

Feature

■ 5.0-V in-system programmability (ISP) through the built-in IEEE Std. 1149.1 Joint Test Action Group (JTAG) interface available in MAX 7000S devices

– ISP circuitry compatible with IEEE Std. 1532

■ Includes 5.0-V MAX 7000 devices and 5.0-V ISP-based MAX 7000S devices

■ Built-in JTAG boundary-scan test (BST) circuitry in MAX7000S devices with 128 or more macrocells

EPM7032VLC44-20所属分类:复杂可编程逻辑器件(CPLD),EPM7032VLC44-20 由 设计生产,可通过久芯网进行购买。EPM7032VLC44-20价格参考¥16.513812,你可以下载 EPM7032VLC44-20中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询EPM7032VLC44-20规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部