久芯网

74LVC8T245PW-Q100J

  • 描述:逻辑类型: 翻译收发器 电源电压: 1.2伏~5.5伏 每个元件的位数: 8 供应商设备包装: 24 TSSOP 工作温度: -40摄氏度~125摄氏度(TA) 安装类别: 表面安装
  • 品牌: 安世 (Nexperia)
  • 交期:2-3 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

  • 库存: 12210
  • 单价: ¥4.84486
  • 数量:
    - +
  • 总计: ¥4.84
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 元件数量 two
  • 每个元件的位数 8
  • 输入类别 -
  • 输出类别 三态
  • 工作温度 -40摄氏度~125摄氏度(TA)
  • 安装类别 表面安装
  • 制造厂商 安世 (Nexperia)
  • 输出高电流, 输出低电流 32毫安, 32毫安
  • 包装/外壳 24-TSSOP(0.173“,4.40毫米宽)
  • 供应商设备包装 24 TSSOP
  • 逻辑类型 翻译收发器
  • 电源电压 1.2伏~5.5伏

74LVC8T245PW-Q100J 产品详情

The 74LVC8T245PW,118 is a 8-bit dual supply Translating Transceiver with 3-state outputs that enable bi-directional level translation. It features two data input-output ports (pins An and Bn), a direction control input (DIR), an output enable input (OE) and dual supply pins (VCC(A) and VCC(B)). Both VCC(A) and VCC(B) can be supplied at any voltage between 1.2 and 5.5V making the device suitable for translating between any of the low voltage nodes. Pins An, OE and DIR are referenced to VCC(A) and pins Bn are referenced to VCC(B). A high on DIR allows transmission from An to Bn and a low on DIR allows transmission from Bn to An. The output enable input (OE) can be used to disable the outputs so the buses are effectively isolated.

Feature

  • Suspend mode
  • Latch-up performance exceeds 100mA per JESD 78B Class-II
  • Low power consumption - 30µA maximum ICC
  • IOFF circuitry provides partial power-down mode operation
74LVC8T245PW-Q100J所属分类:逻辑接收/发送/驱动/缓冲器,74LVC8T245PW-Q100J 由 安世 (Nexperia) 设计生产,可通过久芯网进行购买。74LVC8T245PW-Q100J价格参考¥4.844855,你可以下载 74LVC8T245PW-Q100J中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询74LVC8T245PW-Q100J规格参数、现货库存、封装信息等信息!

安世 (Nexperia)

安世 (Nexperia)

安世 是分立、逻辑和 MOSFET 器件领域的全球领导者。这家新公司在 2017 年初成为一家独立的公司。 安世 专注于效率,并始终如一生产令客户信赖的高容量半导体元件:每年 850 亿。该公司广泛的...

展开
会员中心 微信客服
客服
回到顶部