特色
- 输入时钟
- 三个输入,两个差分/CMOS,一个CMOS
- 从1kHz到650MHz的任何输入频率(CMOS为1kHz到300MHz)
- 持续监测活动和频率准确性的输入
- 自动或手动参考切换
- 低带宽DPLL
- SyncE线路卡计时所需的所有功能
- 可编程带宽,1Hz至500Hz
- 将抖动降低到几个UI
- 所有输入丢失时的自由运行或保留
- 无命中参考切换
- 高分辨率保持平均
- 数字控制相位调整
- 低抖动分数-N APLL和3个输出时钟
- 从<1Hz到650MHz的任何输出频率
- 具有0ppm误差的高分辨率分数频率转换
- 易于配置,封装设计不需要外部VCXO或环路滤波器组件
- 每个输出都有独立的分频器
- 输出抖动通常为0.16至0.28ps RMS(12kHz-20MHz集成频带)
- 每个输出为CML或2 x CMOS,可与LVDS、LVPECL、HSTL、SSTL和HCSL接口
- 在2 x CMOS模式下,P和N引脚可以是不同的频率(例如125MHz和25MHz)
- 每个输出电源引脚的CMOS输出电压从1.5V到3.3V
- 精确的输出校准电路和每个输出相位调整
- 每个输出启用/禁用和无故障启动/停止(停止高或低)
- 一般功能
- 从内部EEPROM通电时自动自我配置:最多四种配置可通过引脚选择
- 数控振荡器模式
- 具有外部反馈的零延迟模式
- SPI或I2C处理器接口
- 易于使用的评估软件
- 32针5 x 5mm QFN封装
应用
- 同步以太网、SONET/SDH、PDH、光纤通道的电信线路卡
- 广播视频
- 各种设备类型的频率转换和抖动衰减