直接Rambus时钟发生器(DRCG)提供必要的时钟信号以支持直接Rambus存储器子系统。它包括将Direct Rambus信道时钟与外部系统或处理器时钟同步的信号。它旨在支持桌面、工作站、服务器和移动PC主板上的Direct Rambus内存。DRCG还为广泛的Direct Rambus存储器应用提供了现成的解决方案。
DRCG为直接Rambus存储器子系统提供时钟乘法和相位校准,以实现Rambus信道和ASIC时钟域之间的同步通信。在Direct Rambus存储器子系统中,系统时钟源分别向DRCG和存储器控制器提供REFCLK和PCLK时钟参考。DRCG将REFCLK相乘,并将高速BUSCLK驱动至RDRAM和存储器控制器。存储器控制器中的传动比逻辑将PCLK和BUSCLK频率除以比率M和N,使得PCLKM=SYNCLKN,其中SYNCLK=BUSCLK/4。DRCG检测PCLKM和SYNCLKN之间的相位差,并调整BUSCLK的相位,以使PCLKM和YNCLKN之间偏差最小化。这允许数据在SYNCLK/PCLK边界上传输,而不会引起额外的延迟。
用户控制由乘法和模式选择终端提供。乘法终端提供四种时钟频率乘法比中的一种选择,产生范围从267 MHz到533 MHz的BUSCLK频率,时钟参考范围从33 MHz到100 MHz。对于不需要Rambus时钟和系统时钟之间的同步的系统,模式选择终端可用于选择旁路模式。提供测试模式以绕过Rambus信道上的PLL和输出REFCLK,并将输出置于高阻抗状态以进行电路板测试。
CDCFR83ADBQR具有故障安全加电初始化状态机,支持在所有加电条件下正常运行。
CDCFR83ADBQR的特点是在-40°C至85°C的自由空气温度下运行。
特色
- 用于1066MHz数据传输速率的直接Rambus存储器系统的533MHz差分时钟源
- 故障安全通电初始化
- 将Rambus信道的时钟域与外部系统或处理器时钟同步
- 三种电源操作模式,最大限度地降低移动和其他电源敏感应用的电源
- 由单个3.3V电源和120 mW在300 MHz(典型)下工作
- 封装在收缩小外形封装(DBQ)中
- 支持倍频器:4、6、8、16/3
- PLL无需外部组件
- 支持独立信道时钟
- 扩频时钟跟踪能力,减少EMI
- 设计用于TI的133 MHz时钟合成器CDC924和CDC921
- 533 MHz时,周期抖动小于40 ps
- Gigatest实验室认证,超过Rambus DRCG验证要求
- 支持-40°C至85°C的工业温度范围