特色
- 生成独立于输入频率率的任何电信或SyncE频率
- 两个通用合成器生成各种数字总线时钟
- 可编程数字PLL与任何电信(N*8KHz)或任何同步以太网(SyncE)频率同步
- 灵活的两级架构可在任意数据速率、线路编码速率和FEC速率之间转换
- 数字PLL滤波器抖动范围为14 Hz、28 Hz、56 Hz、112 Hz、224 Hz、448 Hz或896 Hz
- 四个可编程数控振荡器(NCO),可同时使用两个NCO
- 自动无触点参考切换和参考故障数字保持
- 四个可配置为单端或差分的参考输入
- 八个LVPECL输出和四个LVCMOS输出
- 八个输出可配置为LVCMOS或LVDS/LVPECL/HCSL
- 通过单晶谐振器或时钟振荡器工作
- 客户定义的默认配置(包括输入/输出频率)可通过OTP(一次性可编程)存储器获得
- 可通过SPI或I2C接口进行配置
应用
- 万兆线路卡
- 同步以太网、10GBASE-R和10GBASE-W
- SONET/SDH