特色
- 同步至8 kHz、2.048 MHz、8.192 MHz或16.384 MHz
- 提供一系列输出时钟:
- 65.536 MHz TDM时钟锁定到输入参考
- 通用25MHz扇出至6个输出,锁定至外部晶体或振荡器
- 通用125 MHz和66 MHz或100 MHz锁定到外部晶体或振荡器
- 提供DPLL锁定和参考故障指示
- 参考失败时自动自由运行模式
- 所有输入参考速率的DPLL带宽为922 Hz,8 kHz输入参考速率为58 Hz
- 25 MHz输出小于5 psecrmson,所有其他输出小于0.6 nspintinsic抖动
- 最小的输入到输出和输出到输出偏差
- 25 MHz外部主时钟源:时钟振荡器或晶体
- 简单的硬件控制接口
应用
- 用于电信设备的时钟速率转换PLL
- 中小型企业路由器/网关
- 宽带接入(xPON/xDSL)CPE网关