SY89113UMY是一款2.5V低抖动、低偏斜、1:12 LVDS扇出缓冲器,针对精密电信和企业服务器分发应用进行了优化。输入包括用于时钟切换应用的2:1 MUX。与其他多路复用器不同,该输入包括一种独特的隔离设计,可最大限度地减少通道间串扰。SY89113UMY将时钟频率从DC分配到超过1GHz,保证温度和电压。SY89113UMY包含一个同步输出使能(EN),因此只有当输出已经处于低状态时,3引脚输入端接架构,可直接连接到小至100mV(200mVPP)的任何差分信号(AC或DC耦合),而无需信号路径中的任何电平移位或端接电阻器网络。CLK1差分输入包括一种新版本的独特、任意输入架构,可与单端TTL/CMOS逻辑(包括3.3V逻辑)、单端LVPECL、,差分(交流或直流耦合)LVDS、HSTL、CML和LVPECL逻辑电平低至200mV(400mVPP)。CLK1输入需要外部终端。VDS输出将325mV摆动至100Ω,极快的上升/下降时间保证小于250ps。SY89113UMY在2.5V±5%的电源下工作,并保证在-40°C至+85°C的整个工业温度范围内工作。SY89113UMY是Micrel高速Precision Edge®产品线的一部分。
特色
- 在2个输入中选择1个,并提供12个精度低偏差LVDS输出副本
- 温度和电压下的保证交流性能:
- DC至>1GHz吞吐量
- <975ps传播延迟CLK0至Q
- <250ps上升/下降时间
- <25ps输出到输出偏斜
- 超低抖动设计:
- 130fsRMS相位抖动(典型值)
- 0.7psRMS串扰引起的抖动
- 独特的、正在申请专利的2:1输入MUX提供卓越的隔离,以最小化信道间串扰
- CLK0输入具有独特的、正在申请专利的输入终端和VT引脚,可接受交流和直流耦合输入(CML、LVPECL、LVDS)
- CLK1实际上接受任何逻辑标准:
- 单端:TTL/CMOS(包括3.3V逻辑),LVPECL
- 差分:LVPECL、LVDS、CML、HSTL
- 325mV LVDS兼容输出摆动
- 电源:2.5V±5%
- 工业温度范围-40°C至+85°C
- 提供44针(7mm x 7mm)QFN封装