CDCLVD1212RHAT时钟缓冲器将两个可选时钟输入(IN0和IN1)中的一个分配给12对差分LVDS时钟输出(OUT0到OUT11),时钟分配的偏差最小。CDCLVD1212RHAT可以接受输入多路复用器中的两个时钟源。输入可以是LVDS、LVPECL或LVCMOS。
CDCLVD1212RHAT专门设计用于驱动50Ω传输线。在以单端模式驱动输入的情况下,必须向未使用的负输入引脚施加适当的偏置电压VAC_REF。
IN_SEL引脚选择路由到输出的输入。如果此引脚处于左开状态,则禁用输出(静态)。该部件支持故障安全功能。该装置包含一个输入滞后,防止在没有输入信号的情况下输出的随机振荡。
该设备在2.5V电源环境中运行,其特点是-40°C至85°C(环境温度)。CDCLVD1212RHAT封装在小型、40针、6-mm×6-mm VQFN封装中。
特色
- 2:12差异缓冲区
- 低附加抖动:在10 kHz至20 MHz范围内<300 fs RMS
- 35 ps的低输出偏差(最大值)
- 通用输入接受LVDS、LVPECL和LVCMOS
- 通过控制引脚的可选择时钟输入
- 12 LVDS输出,ANSI EIA/TIA-644A标准兼容
- 时钟频率:最高800MHz
- 设备电源:2.375 V至2.625 V
- LVDS参考电压,VAC_REF,可用于电容耦合输入
- 工业温度范围:-40°C至85°C
- 封装为6-mm×6-mm,40引脚VQFN(RHA)
- ESD保护超过3 kV HBM、1 kV CDM
所有商标均为其各自所有者的财产。