AD9508BCPZ提供时钟扇出功能,其设计强调低抖动,以最大化系统性能。该设备有利于时钟数据转换器等具有苛刻相位噪声和低抖动要求的应用。
有四个独立的差分时钟输出,每个输出具有不同类型的逻辑电平。可用的逻辑类型包括LVDS(1.65 GHz)、HSTL(1.65 Hz)和1.8 V CMOS(250 MHz)。在1.8 V CMOS输出模式下,差分输出为两个CMOS单端信号。CMOS输出为1.8 V逻辑电平,与工作电源电压无关。
每个输出都有一个可编程除法器,该除法器可以被旁路或设置为除以1024以内的任何整数。此外,AD9508BCPZ支持输出之间的粗略输出相位调整。
该设备还可以在通电时针对各种固定配置进行引脚编程,而无需SPI或I2C编程。
AD9508BCPZ采用24引脚LFCSP,可通过单个2.5 V或3.3 V电源工作。温度范围为−40°C至+85°C。
特色
- 1.65 GHz差分时钟输入/输出
- 10位可编程除法器,1至1024,所有整数
- 最多4个差分输出或8个CMOS输出
- 通电时用于硬接线编程的引脚捆扎功能
- <115 fs rms宽带随机抖动
- 附加输出抖动:41 fs rms典型值(12 kHz至20 MHz)
- 出色的输出到输出隔离
- 所有输出的自动同步
- 单个2.5 V/3.3 V电源
- 内部LDO(低压降)电压调节器,增强电源抗扰度
- 输出到输出粗延迟调整的相位偏移选择
- 3个可编程输出逻辑电平,LVDS、HSTL和CMOS
- 串行控制端口(SPI/I2C)或引脚可编程模式
- 节省空间的24导联LFCSP
- 下载(pdf)
- 扩展温度范围:−55°C至+105°C
- 受控制造基线
- 一个组装/测试现场
- 一个制造场地
- 增强的产品更改通知
- 根据要求提供资格数据
- V62/13626 DSCC图纸编号
应用
- 低抖动、低相位噪声时钟分布
- 时钟高速ADC、DAC、DDS、DDC、DUC、MxFE
- 高性能无线收发器
- 高性能仪表
- 宽带基础设施
(图片:引出线)