DS90LV110是一种1至10数据/时钟分配器,利用LVDS(低压差分信号)技术实现低功耗、高速运行。数据路径从输入到输出是完全差分的,用于低噪声产生和低脉冲宽度失真。该设计允许将1个输入连接到所有10个输出。LVDS I/O支持点对点互连的高速数据传输。该设备可用作高速差分1至10信号分配/扇出,以代替多点总线应用,用于信号质量提高的高速链路。它还可用于高达400MHz的时钟分配。
DS90LV110直接接受LVDS信号电平、LVPECL电平或具有衰减网络的PECL。
通过使用使能引脚,LVDS输出可进入三态。
有关详细信息,请参阅本数据表的应用程序信息部分。
特色
- 低抖动800Mbps全差分数据路径
- 145 ps(典型值)的pk-pk抖动,PRBS=223?800 Mbps时的1个数据模式
- 单+3.3 V电源
- 总功耗小于413 mW(典型值)
- 平衡输出阻抗
- 输出信道到信道的偏斜为35ps(典型值)
- 差分输出电压(VOD)为320mV(典型值),终端负载为100Ω。
- LVDS接收器输入接受LVPECL信号
- 2.8 ns的快速传播延迟(典型值)
- 接收器输入阈值<±100 mV
- 28导联TSSOP包
- 符合ANSI/TIA/EIA-644 LVDS标准
所有商标均为其各自所有者的财产。