CDCL1810ARGZT是一款高性能时钟分配器。可编程分频器P0和P1为输出频率与输入频率之比提供了高度的灵活性:FOUT=FIN/P,其中P(P0,P1)=1、2、4、5、8、10、16、20、32、40、80。
CDCL1810ARGZT支持一个差分LVDS时钟输入和总共10个差分CML输出。如果CML输出是交流耦合的,则CML输出与LVDS接收器兼容。
通过仔细观察输入电压摆动和共模电压限制,CDCL1810ARGZT可以支持引脚配置和功能中概述的单端时钟输入。
所有设备设置均可通过SDA/SCL串行双线接口进行编程。串行接口仅允许1.8V。
该设备在1.8V电源环境中运行,其特点是在-40°C至+85°C的温度范围内运行。CDCL1810ARGZT采用48引脚QFN(RGZ)封装。
特色
- 其他单个1.8 V电源
- 具有10个输出的高性能时钟分配器
- 低输入输出相加抖动:低至10fs RMS
- 低压差分信号(LVDS)输入,100Ω差分片上终端,频率高达650 MHz
- 差分电流模式逻辑(CML)输出,50Ω单端片上终端,频率高达650 MHz
- 两组五个输出,每个输出具有独立的分频比
- 分频比为1、2、4、5、8、10、16、20、32、40和80的输出频率
- 符合ANSI TIA/EIA-644-A-2001 LVDS标准要求
- 功耗:典型410 mW
- 每个输出的输出启用控制
- SDA/SCL设备管理接口
- 48引脚VQFN(RGZ)封装
- 工业温度范围:-40°C至+85°C