HMC987LP5E 1到9扇出缓冲器设计用于低噪声时钟分配。它旨在产生上升/下降时间<100 ps的相对方波输出。HMC987LP5E的低偏斜和抖动输出,结合其快速上升/下降的时间,导致下游电路(如混频器、ADC/DAC或SERDES器件)的可控低噪声切换。当时钟网络带宽足够宽以允许方波切换时,噪声本底在这些应用中尤为重要。HMC987LP5E的输出以2GHz驱动,噪声本底为-166dBc/Hz,对应于在8GHz带宽上0.6 asec/rtHz或50 fs的抖动密度。
输入级可以以各种信号格式(CML、LVDS、LVPECL或CMOS)、AC或DC耦合的单端或差分驱动。输入级还具有可调节的输入阻抗。它有8个LVPECL输出和1个CML输出,摆动/功率电平可调,步长为3 dB。
当不需要使用硬件控制引脚或在串行端口接口的控制下时,可以启用或禁用单个输出级以节省功率。
特色
- 超低噪声基底:-166 dBc/Hz@2 GHz
- LVPECL、LVDS、CML和CMOS兼容输入
- 最多8个差分或16个单端LVPECL输出
- 一个可调功率CML/RF输出
- 串行或并行控制,硬件芯片启用
- 断电电流<1 uA
- 32引线5x5 mm SMT封装25 mm²
应用
- SONET、光纤通道、GigE时钟分布
- ADC/DAC时钟分布
- 低倾斜和抖动时钟或数据扇出
- 无线/有线通信
- 级别转换
- 高性能仪表
- 医学影像学
- 单端到差分转换