8304AMLF是一个低偏斜、1到4扇出缓冲区。8304AMLF的特点是输入(VDD)为全3.3V,输出工作电源模式(VDDO)为混合3.3V和2.5V。保证的输出和部分对部分的偏斜特性使8304AMLF非常适合那些需要良好定义的性能和重复性的时钟分布应用。
特色
- 四个LVCMOS/LVTTL输出
- LVCMOS/LVTTL时钟输入
- CLK可以接受以下输入电平:LVCMOS、LVTTL
- 最大输出频率:200MHz
- 相加相位抖动,RMS:0.173ps(典型值)@3.3V
- 输出偏斜:45ps(最大值)@3.3V
- 部分到部分偏斜:500ps(最大值)
- 小型8引脚SOIC封装节省了电路板空间
- 3.3V输入,输出可以是3.3V或2.5V供电模式
- 0°C至70°C环境工作温度
- 提供无铅(RoHS 6)封装
(图片:引出线)