CDCP1803RGET时钟驱动器将一对差分时钟输入分配给三对LVPECL差分时钟输出Y[2:0]和Y[2:0],时钟分配的偏差最小。CDCP1803RGET专为50?传输线。
CDCP1803RGET具有三个控制端子S0、S1和S2,用于选择不同的输出模式设置;有关详细信息,请参阅。CDCP1803RGET的工作温度为-40°C至85°C。为了在单端驱动器应用中使用,CDCP1803RGET还提供了VBB输出端子,该端子可以直接连接到未使用的输入作为共模电压参考。
特色
- 将一个差分时钟输入分配到三个LVPECL差分时钟输出
- 用于两个LVPECL输出的可编程输出分频器
- 低输出偏差15 ps(典型)
- VCC范围3 V–3.6 V
- 信号速率高达800 MHz LVPECL
- 宽共模范围差分输入级
- 为单端输入信号提供VBB偏置电压输出
- 接收器输入阈值±75 mV
- 24端子QFN封装(4 mm×4 mm)
- 接受任何差分信号:LVDS、HSTL、CML、VML、SSTL-2和单端:LVTTL/LVCMOS