CDCM1802RGTT时钟驱动器将一对差分时钟输入分配给一个LVPECL差分时钟输出对Y0和Y0以及一个单端LVCMOS输出Y1。它专门设计用于驱动50Ω传输线。LVCMOS输出比PECL输出级延迟1.6纳秒,以最小化信号转换期间的噪声影响。
CDCM1802RGTT有两个控制引脚S0和S1,用于选择不同的输出模式设置。S[1:0]引脚为3电平输入。此外,提供使能引脚EN以同时禁用或启用所有输出。CDCM1802RGTT的特点是:?40°C至85°C。
对于单端驱动器应用,CDCM1802RGTT提供一个VBB输出引脚,可以直接连接到未使用的输入端,作为共模电压参考。
特色
- 将一个差分时钟输入分配到一个LVPECL差分时钟输出和一个LVCMOS单端输出
- 两个LVPECLand LVCMOS输出的可编程输出除法器
- LVCMOS和LVPECL转换之间的1.6-ns输出偏差最小化噪声
- 3.3V电源(2.5V功能)
- 信号速率高达800 MHz LVPECL和200 MHz LVCMOS
- 用于宽共模范围的差分输入级Also为单端输入信号提供VBB偏置电压输出
- 接收器输入阈值±75 mV
- 16针VQFN封装(3.00 mm×3.00 mm)
所有商标均为其各自所有者的财产。