ZL30722LDG1是一个硬件和软件组合平台,包括IEEE 1588TM-2008精确时间协议栈、同步算法和Microsemi最小的集成系统同步器时钟生成硬件。三个可编程输入/输出、一个DPLL/NCO和一个APLL组合在一个5x5mm封装中,以提供同步以太网/IEEE 1588同步,具有0.25 ps rms的出色抖动性能,LTE-FDD基站和小小区ITU-T G.823和G.824同步接口、G.8261 PNT、PEC和CES接口的频率性能以及WCDMA-TDD、TD-SCDMA、CDMA2000、LTE-TDD和LTE-A应用的G.8263 PEC-S-FPhase同步性能多个服务器之间的客户端保留和参考切换支持新的ITU-T分组时钟、草稿或记录:G.8263,G.8273.2 T-BC和T-TSC w/o SyncE和G.8273.4 T-BC-P,T-TSC-PHybrid模式,用于混合SyncE和IEEE 1588物理层时钟同步ITU-T G.8262 SyncE EEC选项1和2低带宽DPLL可编程带宽从0.1Hz到500Hz无需点击参考开关高分辨率保持平均数字控制振荡器模式输入时钟最多3个输入,2个差分/CMOS,1个CMO每个输入活动和频率监测的任何输入频率从8kHz到1250MHz(CMOS为8kHz到300MHz)低抖动分数N APLL和3个输出任何输出频率从<1Hz到1035MHz高分辨率分数频率转换,0ppm误差封装设计不需要外部VCXO或环路滤波器组件输出抖动低至0.25ps RMS(12kHz-20MHz集成频带)输出为CML或2xCMOS,可与LVDS、LVPECL、HSTL、SSTL和HCSL接口每个输出电源引脚的CMOS输出电压从1.5V到3.3V精密输出校准电路和每个输出相位调整每个输出启用/禁用和无故障启动/停止(停止高或低)一般功能从内部EEPROM通电时自动自我配置;多达四种配置输入到输出与外部反馈SPI/I2C处理器接口对齐易于使用的评估软件32引脚5 x 5mm QFN封装数据表ZL30722LDG1简表ZL30722 LDG1完整数据表应用说明ZLAN-442用于下一代定时解决方案的晶体和振荡器ZLAN-490 ZL30151、ZL30169、ZL3025x、,ZL30622和ZL30722LDG1系列推荐电源去耦和布局实践ZLAN-494 MAX24000系列晶体电路设计指南、ZL30151、ZL30169、ZL30182、ZL30244、ZL30245、ZL3025x、ZL3062x和ZL3072x ZLAN-496板设计建议,ZL30722LDG1和ZL3025x设备ZLAN-497配置ZL30151/ZL30169/ZL30182/ZL3024X/ZL3025x/ZL3062X/ZL3072X以获得最佳RMS抖动性能ZLAN-521重新配置ZL30151、ZL30169、ZL30182、ZL3024X、ZL3025x,ZL3062x和ZL3072x设备评估套件ZLE30722评估板硬件用户手册ZLE3072评估板软件用户手册固件和驱动程序ZL30722LDG1 IBIS模型软件URLZLS30250:ZL30151、ZL30169、ZL30182、ZL3024x、ZL3025x的评估系统,ZL3062x和ZL3072x设备用于同步以太网系统的TU-T G.8262系统定时卡支持ITU-T G.781 SETS(SDH设备定时源)的系统定时卡GSM、WCDMA、TD-SCDMA、LTE和LTE-AFDD或TDD移动技术空中接口的集成基站参考同步毫微微蜂窝、小型蜂窝(住宅、城市、农村、企业)、,微微小区和宏小区移动回程NID、小区站点路由器、边缘交换机/路由器、微波或接入聚合节点EPON/GPON OLT和ONU/ONTDSLAM以及RT-DSLAM10G、40G和100G线路卡SONET/SDH、光纤通道、,XAUI最大化下载零件总数:1匹配:1重置比较零件生产中的零件状态包装类型32 QFN 5x5(A)包装载体托盘ZL30722LDG1生产中32 QFN 5x5(A
特色
- 单个高质量DPLL信道
- 分组网络频率和相位同步
- GSM、WCDMA-FDD、LTE-FDD基站和小小区的频率精度
- ITU-T G.823和G.824同步接口、G.8261 PNT、PEC和CES接口以及G.8263 PEC-S-F的频率性能
- WCDMA-TDD、TD-SCDMA、CDMA2000、LTE-TDD和LTE-A应用的相位同步性能
- 多个服务器之间的客户端保留和参考切换
- 支持新的ITU-T分组时钟、草稿或记录:G.8263 PEC、G.8273.2 T-BC和T-TSC w/o SyncE和G.8273.4 T-BC-P、T-TSC-P
- 混合SyncE和IEEE 1588的混合模式
- 物理层时钟同步
- ITU-T G.8262 SyncE EEC选项1和2
- 低带宽DPLL
- 可编程带宽从0.1Hz到500Hz
- 无命中参考切换
- 高分辨率保持平均
- 数控振荡器模式
- 输入时钟
- 最多3个输入,2个差分/CMOS,1个CMOS
- 从8kHz到1250MHz的任何输入频率(CMOS为8kHz到300MHz)
- 每输入活动和频率监控
- 低抖动分数-N APLL和3个输出
- 从<1Hz到1035MHz的任何输出频率
- 具有0ppm误差的高分辨率分数频率转换
- 封装设计不需要外部VCXO或环路滤波器组件
- 输出抖动低至0.25ps RMS(12kHz-20MHz集成频带)
- 输出为CML或2xCMOS,可连接LVDS、LVPECL、HSTL、SSTL和HCSL
- 每个输出电源引脚的CMOS输出电压从1.5V到3.3V
- 精确的输出校准电路和每个输出相位调整
- 每个输出启用/禁用和无故障启动/停止(停止高或低)
- 一般功能
- 从内部EEPROM上电时自动自我配置;最多四种配置
- 具有外部反馈的输入输出对齐
- SPI/I2C处理器接口
- 易于使用的评估软件
- 32针5 x 5mm QFN封装