CDCE949PW和CDCEL949是基于模块化PLL的低成本、高性能、可编程时钟合成器、乘法器和分频器。它们从单个输入频率产生多达9个输出时钟。每个输出都可以在系统中编程,使用最多四个独立的可配置PLL,用于高达230MHz的任何时钟频率。
CDCEx949具有单独的输出电源引脚VDDOUT,CDCEL949为1.8 V,CDCE949为2.5V至3.3V。
输入接受外部晶体或LVCMOS时钟信号。如果使用外部晶体,则片上负载电容器适用于大多数应用。负载电容器的值可编程为0至20pF。此外,片上VCXO是可选的,允许输出频率与外部控制信号(即PWM信号)同步。
深度M/N分频器比率允许从参考输入频率(如27MHz)生成零ppm音频或视频、网络(WLAN、蓝牙?、以太网、GPS)或接口(USB、IEEE1394、记忆棒)时钟。
所有PLL都支持SSC(扩频时钟)。SSC可以是中心排列或下排列时钟。这是减少电磁干扰(EMI)的常用技术。
基于PLL频率和分频器设置,自动调整内部环路滤波器组件以实现高稳定性,并优化每个PLL的抖动传输特性。
该设备支持非易失性EEPROM编程,以便根据应用程序轻松定制设备。它预设为出厂默认配置。它可以在PCB组装之前重新编程到不同的应用程序配置,或通过系统内编程重新编程。所有设备设置均可通过SDA和SCL总线(2线串行接口)进行编程。
三个可编程控制输入S0、S1和S2可用于控制操作的各个方面,包括频率选择、改变SSC参数以降低EMI、PLL旁路、断电以及在低电平或3态之间选择输出禁用功能。
CDCEx949在1.8 V环境中运行。它在-40°C至85°C的温度范围内工作。
特色
- 可编程时钟发生器家族成员
- CDCEx913:1个PLL,3个输出
- CDCEx925:2个PLL,5个输出
- CDCEx937:3个PLL,7个输出
- CDCEx949:4个PLL,9个输出
- 系统内可编程性和EEPROM
- 串行可编程易失性寄存器
- 存储客户设置的非易失性EEPROM
- 灵活的输入时钟概念
- 外部晶体:8至32 MHz
- 片上VCXO:拉程±150 ppm
- 单端LVCMOS高达160MHz
- 自由选择输出频率高达230MHz
- 低噪声PLL核心
- 集成PLL环路滤波器组件
- 低周期抖动(典型60 ps)
- 单独的输出电源引脚
- CDCE949:3.3 V和2.5 V
- CDCEL949:1.8伏
- 灵活的时钟驱动器
- 三个用户可定义的控制输入[S0/S1/S2],例如SSC选择、频率切换、输出启用或断电
- 为视频、音频、USB、IEEE1394、RFID、蓝牙?、?,WLAN、以太网?、?,和GPS
- 生成与TI DaVinci?一起使用的公共时钟频率?,OMAP?,数字信号处理器
- 可编程SSC调制
- 启用0-PPM时钟生成
- 1.8V设备核心电源
- 宽温度范围:-40°C至85°C
- 包装在TSSOP中
- 用于简易PLL设计和编程的开发和编程工具包(TI Pro Clock?)