9DB803DFILF与Intel DB800v2差分缓冲区规范兼容。此缓冲区提供8个PCI Express Gen2时钟。9DB803DFILF由CK410B+、CK505或CK509B主时钟发生器的差分输出对驱动。
特色
- 8-0.7 V电流模式差分输出对
- 支持零延迟缓冲模式和扇出模式
- 可用带宽编程
- PLL模式下50-100 MHz操作
- 旁路模式下50-400 MHz操作
- 扩频调制容限,0至-0.5%向下扩展和+/-0.25%中心扩展。
- 支持PD#和SRC_STOP#模式下的非驱动差分输出,用于电源管理。
- 输出周期抖动<50 ps
- 输出偏斜:50 ps
- 相位抖动:PCIe Gen1<86 ps峰峰值
- 相位抖动:PCIe Gen2<3.0/3.1 ps rms
- 48针SSOP/TSSOP封装
- 符合RoHS的包装
(图片:引出线)