特征
2个可选差分输入
可选LVDS/CMOS输出
最多12个LVDS(1.2 GHz)或24个CMOS(250 MHz)输出
每信道<12 mW(100 MHz操作)
54 fs rms集成抖动(12 kHz至20 MHz)
100 fs rms附加宽带抖动
2.0 ns传播延迟(LVDS)
135 ps输出上升/下降(LVDS)
70 ps输出到输出偏移(LVDS)
睡眠模式引脚可编程控制
1.8 V电源
应用
低抖动时钟分布
时钟和数据信号恢复
水平平移无线通信
有线通信
医学和工业成像
ATE和高性能仪表
一般说明
ADCLK5854BCPZ是一款1.2 GHz/250 MHz LVDS/CMOS扇出缓冲器,针对低抖动和低功耗操作进行了优化。可能的配置范围从12个LVDS到24个CMOS输出,包括LVDS和CMOS输出的组合。三条控制线用于确定固定输出块(三组四个)是LVDS还是CMOS输出。
ADCLK5854BCPZ提供两个可选输入和一个睡眠模式功能。IN_SEL引脚状态确定哪个输入扇出到所有输出。SLEEP引脚启用睡眠模式以关闭设备。
输入接受各种类型的单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。表8提供了每种连接类型的接口选项。该器件采用48引脚LFCSP封装。规定在−40°C至+85°C的标准工业温度范围内运行。
特色
- 2个可选差分输入
- 可选LVDS/CMOS输出
- 最多12个LVDS(1.2 GHz)或24个CMOS(250 MHz)输出
- 每信道<12 mW(100 MHz操作)
- 54 fs rms集成抖动(12 kHz至20 MHz)
- 100 fs rms附加宽带抖动
- 2.0 ns传播延迟(LVDS)
- 135 ps输出上升/下降(LVDS)
- 70 ps输出到输出偏移(LVDS)
- 睡眠模式
- 引脚可编程控制
- 1.8 V电源
(图片:引出线)