CDCLVD1208RHDR时钟缓冲器将两个可选时钟输入(IN0和IN1)中的一个分配给8对差分LVDS时钟输出(OUT0到OUT7),时钟分配的偏差最小。CDCLVD1208RHDR可以将两个时钟源接收到输入多路复用器中。输入可以是LVDS、LVPECL或LVCMOS。
CDCLVD1208RHDR专为驱动50Ω传输线而设计。如果在单端模式下驱动输入,则必须向未使用的负输入引脚施加适当的偏置电压VAC_REF。
IN_SEL引脚选择路由到输出的输入。如果此引脚保持打开状态,则禁用输出(静态)。该部件支持故障安全功能。该装置包含一个输入滞后,该滞后防止在没有输入信号的情况下输出的随机振荡。
该设备在2.5V电源环境中运行,其特点是-40°C至85°C(环境温度)。CDCLVD1208RHDR封装在小型28引脚、5-mm×5-mm VQFN封装中。
特色
- 2:8差动缓冲器
- 低附加抖动:在10 kHz至20 MHz范围内<300 fs RMS
- 45 ps的低输出偏差(最大值)
- 通用输入接受LVDS、LVPECL和LVCMOS
- 通过控制引脚的可选择时钟输入
- 8个LVDS输出,ANSI EIA/TIA-644A标准兼容
- 时钟频率:最高800 MHz
- 设备电源:2.375 V至2.625 V
- LVDS参考电压VAC_REF,可用于电容耦合输入
- 工业温度范围:-40°C至85°C
- 包装为5毫米×5毫米,28针VQFN(RHD)
- ESD保护超过3 kV HBM、1 kV CDM
- 应用
- 电信和网络
- 医学影像学
- 测试和测量设备
- 无线通信
- 通用时钟
所有其他商标均为其各自所有者的财产