CDCEL824PWR是基于模块化PLL的低成本、高性能、可编程时钟合成器、乘法器和分频器。它从单个输入频率产生最多四个输出时钟。每个输出都可以在系统中使用最多两个独立的可配置PLL针对高达201 MHz的任何时钟频率进行编程。
CDCEL824PWR有一个单独的输出电源引脚,V拒绝,为1.8V。
输入接受外部晶体或LVCMOS时钟信号。在晶体输入的情况下,片上负载电容器适用于大多数应用。负载电容器的值可从0 pF编程到20 pF。
深度M/N除法器比率允许生成零ppm音频/视频、网络(WLAN,蓝牙例如,以太网、GPS)或接口(USB、IEEE1394、记忆棒)时钟。
基于PLL频率和分频器设置,自动调整内部环路滤波器组件,以实现每个PLL的高稳定性和优化的抖动传递特性。
该设备支持非易失性EEPROM编程,便于在应用程序中自定义设备。它预设为出厂默认配置,并可在安装到PCB上之前重新编程为不同的应用程序配置,或通过系统内编程重新编程。所有设备设置均可通过SDA/SCL总线(2线串行接口)进行编程。
三个自由的可编程控制输入S0、S1和S2可用于选择不同的频率,或其他控制功能,如输出禁用为低、输出处于高阻抗状态、断电、PLL旁路等。
CDCx824在–40°C至85°C的1.8 V环境中运行。
特色
- 灵活的时钟驱动器
- 三个用户可定义的控制输入
[S0/S1/S2]:例如,
输出启用或断电 - 启用0-PPM时钟生成
- 三个用户可定义的控制输入
- 系统内可编程性和EEPROM
- 串行可编程易失性寄存器
- 存储客户的非易失性EEPROM
设置
- 灵活的输入时钟概念
- 外部晶体:20 MHz至30 MHz
- 单端LVCMOS高达130 MHz
- 可选择的输出频率高达201 MHz
- 低噪声PLL核心
- 集成PLL环路滤波器组件
- 低周期抖动(典型80 ps)
- 1.8V设备电源
- 温度范围–40°C至85°C
- 包装在TSSOP中