501MLF地点™ 是从较低频率晶体或时钟输入产生高质量、高频时钟输出的最经济有效的方式。LOCO这个名字代表低成本振荡器,因为它被设计用来代替大多数电子系统中的晶体振荡器。使用锁相环(PLL)技术,该设备使用标准的基本模式、廉价的晶体来产生高达160MHz的输出时钟。存储在芯片的ROM中的是生成九个不同乘法因子的能力,允许一个芯片输出许多公共频率(见第2页的表)。该设备还具有一个输出使能引脚,当OE引脚为低电平时,该引脚三态时钟输出。本产品用于时钟生成。它具有低输出抖动(输出周期的变化),但输入到输出的偏斜和抖动没有定义或保证。对于需要定义输入到输出偏差的应用程序,请使用570B。
特色
- 封装为8引脚SOIC、MSOP或管芯
- 符合RoHS 5(绿色)或RoHS 6(绿色和无铅)的包装
- IDT成本最低的PLL时钟
- 零ppm乘法错误
- 输入晶体频率为5-27 MHz
- 输入时钟频率为2-50 MHz
- 输出时钟频率高达160 MHz
- 25 ps(1 sigma)的极低抖动
- 与所有流行的CPU兼容
- 占空比为45/55至160 MHz
- 九个可选频率
- 3.3 V或5.0 V的工作电压
- 用于板级测试的三态输出
- TTL电平下的25 mA驱动能力
- 非常适合更换振荡器
- 提供工业温度版本
- 先进的低功耗CMOS工艺
(图片:引出线)