844S42BKILF是一款3.3V兼容、基于PLL的时钟合成器,适用于高性能仪器、网络和计算应用中的时钟生成。844S42BKILF使用串行(I2C)或并行编程接口,可生成81MHz至2592MHz范围内的时钟频率。内部晶体振荡器使用外部石英晶体作为其频率基准。或者,LVCMOS兼容时钟信号可以用作PLL参考信号。该设备使用整数N合成器架构,并针对低抖动生成进行了优化。PLL内的VCO在1296MHz至2592MHz的范围内工作。其输出由I2C或并行接口配置的除法器缩放。晶体振荡器频率fXTAL、PLL预分频器P、反馈分频器M和PLL后分频器N确定输出频率。PLL的反馈路径是内部的。PLL后分频器NA和NB通过I2C或并行接口配置,每个都可以提供七个分频比(1、2、3、4、6、8、16)中的一个。该分频器在提供典型的50%占空比的同时,扩展了部件的性能。高频输出QA和QB是差分的,并且能够驱动一对传输线。内部PLL的正电源电压与核心逻辑和输出驱动器的电源分开,以最小化噪声引起的抖动。串行接口与I2C兼容,并提供对内部PLL配置寄存器的读写访问。PLL的锁定状态由LVCMOS兼容lock_DT输出指示。该设备提供时钟使能控制输入,当激活(低)时,允许输出正常切换,当不激活(高)时,将输出置于高阻抗状态。844S42BKILF封装在8mm x 8mm 56引线VFQFN封装中。
特色
- 针对仪器、网络和计算应用优化的可编程频率合成
- 81MHz至2592MHz合成时钟输出信号
- 两个差分通用LVDS或LVPECL兼容高频输出
- 通过2线I2C总线或并行接口可编程输出频率
- 用于基准频率产生的片上晶体振荡器
- 替代LVCMOS/LVTTL兼容参考时钟输入
- 时钟停止和输出启用功能
- PLL锁定指示器输出(LVCMOS/LVTTL)
- LVCMOS/LVTTL兼容控制输入
- 完全集成PLL
- SiGe技术
- 全3.3V电源电压
- -环境工作温度40°C至85°C
- 可提供无铅(RoHS 6)封装