5T93004PGG差分时钟缓冲器具有四个LVDS输出的用户可选差分输入。从差分输入到四个LVDS输出的扇出减少了前一驱动器的负载,并提供了高效的时钟分配网络。5T93004PGG可以充当从差分HSTL、eHSTL、LVPECL(2.5V)、LVPEC(3.3V)、CML或LVDS输入到LVDS输出的转换器。单端3.3V/2.5V LVTTL输入也可用于转换为LVDS输出。冗余输入能力允许从主时钟源到辅助时钟源的异步转换。可选参考输入由SEL控制。5T93004PGG输出可以异步启用/禁用。禁用时,输出将驱动至GL引脚选择的值。多重电源和接地可降低噪音。
特色
- 保证低偏斜:50ps(最大值)
- 非常低的占空比失真:125ps(最大值)
- 传播延迟:1.75ns(最大值)
- 工作频率高达450MHz
- 可选择的输入
- 热插拔和过电压耐受输入
- 3.3V/2.5V LVTTL、HSTL eHSTL、LVPECL(2.5V)、LVPECL(3.3V)、CML或LVDS输入接口
- 四个LVDS输出的可选差分输入
- 2.5伏直流电
- 0°C至70°C环境工作温度
- 提供无铅(RoHS 6)封装
(图片:引出线)