AD9578BCPZ-REEL7是一种可编程合成器,用于高性能电信、网络、数据存储、串行器/解串器(SERDES)和物理层(PHY)应用中的抖动衰减和异步时钟应用。该设备包含两个低抖动PLL,可提供精度优于0.1 ppb的任何频率,每个PLL具有两个单独的输出分频器,总共四个可编程输出,提供最大的灵活性和抖动性能。每个输出都可独立编程,以提供高达919MHz的频率,并利用紧凑、低成本的基本模式晶体(XTALs)实现强大的供应链,具有<410 fs的典型rms抖动(12 kHz至20 MHz)。使用整数频率合成,AD9578BCPZ-REEL7能够实现低至290 fs的rms抖动。
AD9578BCPZ-REEL7封装有工厂编程的默认通电配置。通电后,包括输出频率在内的所有设置都可以通过快速SPI重新配置。
AD9578BCPZ-REEL7架构允许其用作数控振荡器(NCO)。这允许用户使用快速SPI总线动态改变频率。FPGA和其他设备可以利用此功能来实现数字PLL,其具有用于抖动衰减应用的可配置环路带宽、锁定到紧密稳定性参考的精确约束时钟或数字控制的精确定时应用,例如网络定时和IEEE 1588应用。SPI总线可运行高达50 MHz,在多个设备共享同一总线时实现快速FPGA环路。AD9578BCPZ-REEL7还可用于多速率精度应用,如广播视频或OTN。用于数字PLL应用的HDL FPGA代码可从Analog Devices,Inc.获得。
特色
- 任意输出频率精度合成
- 11.8兆赫至919兆赫
- 优于0.1 ppb频率分辨率
- 超低rms抖动(12 kHz至20 MHz)
- <300 fs rms,使用整数合成
- <405 fs rms(使用分数合成)
- 双参考输入支持LVPECL、LVDS、1.8 V LVCMOS或22 MHz至54 MHz的基本模式AT切割晶体或20 MHz至60 MHz的参考时钟
- 数字(NCO)频率控制
- 动态可拉输出频率可实现基于FPGA的PLL(HDL可用)
- 快速串行外围接口(SPI)总线写入速度高达100 MHz
- 动态频率变化
- 紧凑型7 mm×7 mm封装中的双PLL
- 取代多个大型时钟IC、PLL、扇出缓冲器、晶体振荡器(XO)和压控晶体振荡器(VCXO)
- 混合和匹配输出缓冲区
- 在线可编程LVPECL/LVDS/HCSL/LVCMOS
- 独立缓冲区(VDDOx)驱动多种技术
- 增强的电源噪声抑制
应用
- 基于FPGA的抖动衰减器和低抖动PLL
- 精密的时钟和时钟合成器
- 多速率时钟合成器
- 光纤:OTN/SDH/SONET
- 广播视频:3G SDI、HD SDI、SDI
- 网络和存储:以太网/SAS/光纤通道
- 无线基础设施:OBSAI/CPRI
- 工业:IEEE 1588
- 数控振荡器(NCO)
(图片:引出线)