miClockSynth ZL30260LDF1高性能、任意速率乘法器和时钟发生器设备通过从单晶或晶体振荡器生成超低抖动时钟信号,同时生成额外的独立频率系列,简化了电路板设计。在一个芯片上具有两个独立频率系列、一流的抖动性能,以及具有分数和整数除法器的分数-N APLL。ZL30260LDF1创建了一个完整的时钟树,通过更换多个晶体和外围计时组件,提高了设计可靠性,降低了物料清单(BOM)成本,并简化了设计。
两个灵活的输入时钟一个晶体/CMOS输入两个差分/CMOS输入一个单端/CMOS输入任何输入频率从9.72MHz到1.25GHz(CMOS最大300MHz)活动监视器,通过引脚或寄存器6或10自动或手动切换无闪烁时钟切换任何频率,任何格式输出1Hz到1045MHz的任何输出频率2个分数N APLL,具有0ppm误差每个APLL都有一个分数分频器和一个整数分频器,以形成总共四个独立的频率系列。整数乘法和分频器的输出抖动低至0.17ps RMS(12kHz-20MHz),许多频率<0.5ps RMS每个输出有一个独立的分频器每个输出可配置为LVDS、LVPECL、HCSL、2xCMOS或HSTL在2xCMOS模式下,P和N引脚可以是不同的频率(例如125MHz和25MHz)多个输出电源电压组,CMOS输出电压从1.5V到3.3V精确的输出校准电路和每个输出相位调整每个输出启用/禁用和无毛刺启动/停止(停止高或低)
特色
- 四个灵活输入时钟、一个晶体/CMOS输入、两个差分/CMOS输入和一个单端/CMOS输入
- 9.72MHz至1.25GHz的任何输入频率(CMOS最大300MHz)
- 活动监视器,自动或手动切换
- 通过引脚或寄存器进行无闪烁时钟切换
- 6或10任意频率、任意格式输出
- 1Hz至1045MHz的任何输出频率
- 具有0ppm误差的高分辨率frac-N APLL
- APLL有一个分数分频器和一个整数分频器,组成两个独立的频率系列
- 整数乘除器输出抖动低至0.17ps RMS(12kHz-20MHz)
- 分数分频器的输出抖动通常小于1ps RMS,许多频率小于0.5ps RMS
- 每个输出都有一个独立的除法器
- 每个输出可配置为LVDS、LVPECL、HCSL、2xCMOS或HSTL
- 在2xCMOS模式下,P和N引脚可以是不同的频率(例如125MHz和25MHz)
- 具有1.5V至3.3V CMOS输出电压的多个输出电源电压组
- 精确的输出校准电路和每个输出相位调整
- 每个输出启用/禁用和无故障启动/停止(停止高或低)
- 从外部EEPROM上电时自动自我配置;最多8种配置引脚可选
- 零延迟应用的外部反馈
- 数控振荡器模式
- 扩频调制模式
- 生成PCIe 1、2、3、4兼容时钟
- 易于配置的设计不需要外部VCXO或环路滤波器组件
- SPI或I2C处理器接口
- 核心电源电压选项:仅2.5V、仅3.3V、1.8V+2.5V或1.8V+3.3V
- 节省空间8x8mm QFN56(0.5mm间距)