超性能抖动衰减
特色
- 与同步设备定时源(SETS)设备配对时,符合Telcordia GR-253-CORE(SONET)和ITU-T G.813/G.8262(SDH/SONET和SyncE)中概述的要求
- 生成多达4个LVPECL/LVDS/HCSL或16个LVCMOS输出时钟,范围从8kHz到1.0GHz(diff),8kHz到250MHz(LVCMOS),满足10G到25G以太网应用的抖动限制
- 0.2ps RMS(包括杂散),12kHz至20MHz
- 最多可接受两个LVPECL、LVDS、LVHSTL、HCSL或LVCMOS输入时钟,范围从8kHz到875MHz
- 自动和手动输入时钟选择,无中断切换
- 时钟输入监控,包括支持间隔时钟
- 相位斜率限制和完全无触点切换选项,用于控制输出相位瞬变
- 工作频率为25MHz至50MHz晶体
- 通过I²C或外部I²C EEPROM可编程寄存器
- 8T49N240-991“从EEPROM启动”
- 8T49N240-994“加电禁用”
- IDT支持
(图片:引出线)