ADF4193BCPZ-RL7频率合成器可用于在无线接收机和发射机的上变频和下变频部分中实现本地振荡器。其架构专门设计为满足基站的GSM/EDGE锁定时间要求。它由低噪声数字相位频率检测器(PFD)和精密差分电荷泵组成。还有一个差分放大器,用于将差分电荷泵输出转换为用于外部压控振荡器(VCO)的单端电压。
基于∑-Δ的分数插值器与N除法器一起工作,允许可编程模数分数N除法。此外,4位参考(R)计数器和片上倍频器允许在PFD输入处选择参考信号(REFIN)频率。如果合成器与外部环路滤波器和VCO一起使用,则可以实现完整的锁相环(PLL)。开关架构确保PLL稳定在GSM时隙保护周期内,消除了对第二PLL和相关隔离开关的需要。这降低了成本、复杂性、PCB面积、屏蔽和先前乒乓GSM PLL架构的特性。
特色
- 新型快速稳定分数N PLL架构
- 单PLL取代乒乓合成器
- 在5µs内跨越GSM频带的跳频,相位稳定为20µs
- 2 GHz射频输出时的0.5°rms相位误差
- 数字可编程输出相位
- 射频输入范围高达3.5 GHz
- 三线串行接口
- 片上低噪声差分放大器
- 相位噪声品质因数:–216 dBc/Hz
- 使用ADIsimPLL设计环路滤波器™
- 适用于汽车应用
应用
- GSM/EDGE基站
- PHS基站
- 仪表和测试设备
(图片:引出线)