AD9574BCPZ-REEL7提供多输出时钟发生器功能,包括专用锁相环(PLL)内核,该内核针对以太网和千兆以太网线卡应用进行了优化。integer-N PLL设计基于模拟设备公司(Analog Devices,Inc.)的高性能、低抖动频率合成器的成熟组合,以最大限度地提高网络性能。AD9574BCPZ-REEL7也有利于其他需要低相位噪声和抖动性能的应用。
为特定应用配置AD9574BCPZ-REEL7只需要将外部上拉或下拉电阻器连接到适当的管脚程序读取器管脚(PPRx)。这些引脚提供对内部分频器的控制,以建立期望的频率转换、时钟输出功能和输入参考功能。将外部19.44 MHz或25 MHz振荡器连接到REF0_P/REF0_N或REF1_P/REF1_N参考输入中的一个或两个,会产生PPRx引脚规定的一组输出频率。将稳定的时钟源(8kHz/10MHz/19.44MHz/25MHz/38.88MHz)连接到监视器时钟输入,使可选的监视器电路能够为REF0或REF1提供服务质量(QoS)状态。
PLL部分由低噪声相位频率检测器(PFD)、精密电荷泵(CP)、部分集成环路滤波器(LF)、低相位噪声压控振荡器(VCO)以及反馈和输出分频器组成。分频器值取决于PPRx引脚。集成环路滤波器只需要连接到LF引脚的单个外部电容器。
AD9574BCPZ-REEL7封装在48引脚7 mm×7 mm LFCSP中,仅需单个3.3 V电源。工作温度范围为−40°C至+85°C。
特色
- 冗余输入参考时钟能力
- 参考监控功能
- 完全集成VCO/PLL核心
- 抖动(rms)
- 156.25 MHz时0.234 ps rms抖动(10 kHz至10 MHz)
- 156.25 MHz时0.243 ps rms抖动(12 kHz至20 MHz)
- 输入频率:19.44 MHz或25 MHz
- 预设频率转换
- 使用19.44 MHz输入参考
- 19.44兆赫、38.88兆赫、77.76兆赫、155.52兆赫
- 使用25 MHz输入参考
- 25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz
- 使用19.44 MHz输入参考
- 输出驱动格式:HSTL、LVDS、HCSL以及1.8 V和3.3 V CMOS
- 集成环路滤波器(需要单个外部电容器)
- 2份参考时钟输出
- 通过捆扎针(PPRx)进行设备配置
- 节省空间7 mm×7 mm 48引线LFCSP
- 3.3 V操作
应用
- 以太网卡、交换机和路由器
- SATA和PCI express
- 低抖动、低相位噪声时钟生成
(图片:引出线)