8432DY-101LFT是一款通用的双输出差分-3.3V LVPECL高频合成器。8432DY-101LFT具有可选的TEST_CLK或CLK、nCLK输入。TEST_CLK输入接受LVCMOS或LVTTL输入电平,并将其转换为3.3V LVPECL电平。CLK、nCLK对可以接受大多数标准差分输入电平。VCO的工作频率范围为250MHz至700MHz。VCO频率以等于输入差分或单端参考频率值的步长编程。VCO和输出频率可以使用配置逻辑的串行或并行接口进行编程。8432DY-101LFT的低相位噪声特性使其成为千兆以太网和SONET应用的理想时钟源。
特色
- 双差分3.3V LVPECL输出
- 可选择CLK、nCLK或LVCMOS/LVTTL TEST_CLK
- TEST_CLK可接受以下输入电平:LVCMOS或LVTTL
- CLK、nCLK对可接受以下差分输入电平:LVPECL、LVDS、LVHSTL、SSTL、HCSL
- CLK、nCLK或TEST_CLK最大输入频率:40MHz
- 输出频率范围:25MHz至700MHz
- VCO范围:250MHz至700MHz
- 接受CLK输入上的任何单端输入信号,nCLK输入上带有电阻偏置
- 用于编程计数器和输出除法器的并行接口
- RMS周期抖动:5ps(最大值)
- 周期间抖动:25ps(最大值)
- 3.3V电源电压
- 0°C至70°C环境工作温度