从Harris Semiconductor获得的数据表
描述CD4541BE可编程定时器由一个16级二进制计数器、一个由外部R-C组件(2个电阻器和一个电容器)控制的振荡器、一个自动上电复位电路和输出控制逻辑组成。计数器在正沿时钟转换时递增,也可通过主复位输入复位。
该计时器的输出是第8、第10、第13或第16计数器级的Q或Q\输出。使用时间选择输入A和B选择所需阶段(参见频率选择表)。
输出可通过模式输入引脚10(见真值表)选择两种模式中的任一种。当该模式输入为逻辑“1”时,输出将为频率等于振荡器频率除以2N的连续方波。当模式输入设置为逻辑“0”时,在主复位启动后,输出(假设选择了Q输出)在2N-1次计数后从低变为高状态,并保持该状态,直到施加另一个主复位脉冲或模式输入设置成逻辑“1”。
通过将AUTO RESET(自动复位)输入(引脚5)设置为逻辑“0”并打开电源来初始化计时。如果引脚5设置为逻辑逻辑“1”,则AUTO RESET电路被禁用,直到施加正的MASTER RESET(主复位)脉冲并返回低电平时,计数才会开始。AUTO RESET(自动复位)会消耗大量电力,如果需要低功率操作,则不应使用。为了实现可靠的自动上电复位,VDD应大于5V。
如图2所示,RC振荡器以RC网络确定的频率振荡,并使用以下公式计算:
其中f在1kHz和100kHz之间,RS和2RTC之间。
特色
- 低对称输出电阻,通常在VDD=15V时为100
- 内置低功耗RC振荡器
- 振荡器频率范围。直流至100kHz
- 可使用外部时钟(应用于引脚3)代替振荡器
- 用作2N分频器或单个过渡定时器
- Q/Q\Select提供输出逻辑级灵活性
- 自动或主复位在复位期间禁用振荡器以减少功耗
- 时钟上升和下降时间非常慢
- 能够在额定温度范围内驱动六个低功率TTL负载、三个低功率肖特基负载或六个HTL负载
- 对称输出特性
- 20V静态电流100%测试
- 5V、10V和15V参数额定值
- 符合JEDEC第13B号标准“‘B’系列CMOS器件描述标准规范”的所有要求
从Harris Semiconductor获得的数据表
描述CD4541B可编程定时器由一个16级二进制计数器、一个由外部R-C组件(2个电阻器和一个电容器)控制的振荡器、一个自动上电复位电路和输出控制逻辑组成。计数器在正沿时钟转换时递增,也可通过主复位输入复位。
该计时器的输出是第8、第10、第13或第16计数器级的Q或Q\输出。使用时间选择输入A和B选择所需阶段(参见频率选择表)。
输出可通过模式输入引脚10(见真值表)选择两种模式中的任一种。当该模式输入为逻辑“1”时,输出将为频率等于振荡器频率除以2N的连续方波。当模式输入设置为逻辑“0”时,在主复位启动后,输出(假设选择了Q输出)在2N-1次计数后从低变为高状态,并保持该状态,直到施加另一个主复位脉冲或模式输入设置成逻辑“1”。
通过将AUTO RESET(自动复位)输入(引脚5)设置为逻辑“0”并打开电源来初始化计时。如果引脚5设置为逻辑逻辑“1”,则AUTO RESET电路被禁用,直到施加正的MASTER RESET(主复位)脉冲并返回低电平时,计数才会开始。AUTO RESET(自动复位)会消耗大量电力,如果需要低功率操作,则不应使用。为了实现可靠的自动上电复位,VDD应大于5V。
如图2所示,RC振荡器以RC网络确定的频率振荡,并使用以下公式计算:
其中f在1kHz和100kHz之间,RS和2RTC之间。