AD1974YSTZ-RL是一种高性能的单片ADC,它使用股份有限公司专利的多位∑-Δ(∑-△)结构,提供四个具有差分输入的模数转换器(ADC)。包括SPI端口,允许微控制器启用静音并调整许多其他参数。AD1974YSTZ-RL使用3.3 V数字和模拟电源工作。AD1974YSTZ-RL可用于单端输出48导联LQFP。
AD1974YSTZ-RL设计用于低EMI。这种考虑在系统和电路设计架构中都是显而易见的。通过使用板载锁相环(PLL)从LR时钟或外部晶体获得主时钟,AD1974YSTZ-RL消除了对单独的高频主时钟的需求,也可以与抑制位时钟一起使用。ADC采用Analog Devices最新的连续时间架构设计,以进一步减少EMI。通过使用3.3V电源,可将功耗降至最低,从而进一步减少排放。
特色
- 锁相环生成或直接主时钟
- 低EMI设计
- 107 dB动态范围和SNR
- −94 dB THD+N
- 单个3.3 V电源
- 5V逻辑输入公差
- 支持24位和8 kHz至192 kHz采样率
- 差分ADC输入
- SPI®-可控制的灵活性
- 软件可控无点击静音
- 软件断电
- 有关其他功能,请参阅数据表
应用
- 汽车音响系统
- 家庭影院系统
- 机顶盒
- 数字音频效果处理器
(图片:引出线)