DS1644+120是一个32k x 8非易失性静态RAM,具有全功能实时时钟,两者都可以以字节宽格式访问。非易失性计时RAM在功能上等同于任何JEDEC标准32k x 8 SRAM。该设备还可以很容易地替代ROM、EPROM和EEPROM,提供读/写非易失性和添加实时时钟功能。
特色
■ 集成NV SRAM、实时时钟、晶体、电源故障控制电路和锂能源
■ 时钟寄存器以相同方式访问静态RAM。这些寄存器位于八个顶级RAM位置。
■ 完全不易挥发,在断电情况下运行超过10年
■ BCD编码的年、月、日、日、小时、分钟和秒,闰年补偿有效期至2100
■ 电源故障写入保护允许±10%VCC电源容差
■ 仅限DS1644(DIP模块)向上兼容DS1643计时RAM,以实现更高的RAM密度标准JEDEC字节宽32k x 8静态RAM引脚输出
■ 仅限DS1644P(PowerCap®模块板)表面可安装封装,用于直接连接到包含PowerCap的电池和晶体可更换电池(PowerCap)的电源故障输出引脚,引脚与DS164XP计时RAM保险商实验室(UL)认可的其他密度兼容