AFE7422IABJ是基于14位9-GSPS DAC和14位3-GSPS ADC的双通道宽带RF采样模拟前端(AFE)。该设备在高达6GHz的射频下工作,可在C波段频率范围内直接进行射频采样,而无需额外的频率转换级。这种密度和灵活性的改进使得能够实现高信道数、多任务系统。
DAC信号路径支持内插和数字上变频选项,可提供高达1200MHz的信号带宽。差分输出路径包括一个数字步进衰减器(DSA),它可以调节输出功率。
每个ADC输入路径都包括一个双DSA和RF以及数字功率检测器。灵活的抽取选项提供了数据带宽的优化,并且对于最宽的信号带宽也提供了抽取旁路模式。
符合JESD204B接口的8通道(8 TX+8 RX)子类1接口的工作速率高达15Gbps。可旁路的片上PLL通过可选的时钟输出简化了时钟操作。
特色
- 两个14位9-GSPS DAC
- 高达1200 MHz信号带宽
- 每个通道1个DSA调谐输出功率
- 两个14位3-GSPS ADC
- 最高1500 MHz信号带宽
- NSD:–151 dBFS/Hz
- fIN=2.6 GHz时的交流性能,–3 dBFS
- 信噪比:55 dBFS
- SFDR:73 dBc HD2和HD3
- SFDR:91 dBc最差杂散
- 每个通道2个DSA扩展动态范围
- 射频和数字功率检测器
- 射频频率范围:10 MHz至6 GHz
- 快速跳频<1μs
- 接收数字信号路径:
- 每个ADC可绕过四个DDC
- 每个DDC的3相相干32位NCO
- 抽取比:2x至32x
- 发送数字信号路径:
- 每个DAC四个DUC,带32位NCO
- 插值比:6x至36x
- Sin(x)/x校正和可配置延迟
- 功率放大器保护(PAP)
- JESD204B接口:
- 8个收发器,最高15 Gbps
- 子类1多芯片同步
- 时钟:
- 带旁路选项的内部PLL和VCO
- 时钟输出高达3 GHz,带分频器
- DAC功耗:9 GSPS时1.8 W/ch
- ADC功耗:3 GSPS时为1.9 W/ch
- 包装:17 mm x 17 mm FC BGA,0.8 mm间距