ADC需要3.3V电源和差分ENCODE时钟以实现全性能操作。数字输出为TTL/CMOS或LVDS兼容,支持二进制补码或偏移二进制格式。单独的输出电源引脚支持与3.3V或2.5V CMOS逻辑接口。
在CMOS模式下,两条输出总线支持高达105 MSPS速率的解复用数据。在CMOS模式下,支持数据同步输入以实现正确的输出数据端口对齐,并且支持数据时钟输出以实现正确输出数据定时。在LVDS模式下,芯片以ENCODE时钟速率提供数据。
AD9430采用先进的BiCMOS工艺制造,可在工业温度范围(-40°C至+85°C)内提供100引线表面安装塑料封装(100 e-PAD TQFP)。
特色
- SNR=65 dB@Fin高达70 MHz@210 MSPS
- ENOB为10.6@鳍高达70 MHz@210 MSPS
- SFDR=80 dBc@Fin高达70 MHz@210 MSPS
- 极好的线性度:DNL=±0.3 LSB(典型)INL=±0.5 LSB(标准)
- 两个输出数据选项:解复用3.3V CMOS输出,每个@105 MSPS交错或并行数据输出选项LVDS,210 MSPS
- 700 MHz全功率模拟带宽
- 功耗=1.3 W典型@210 MSPS
- 1.5 V输入电压范围
- 3.3 V电源操作
- 输出数据格式选项
- 提供数据同步输入和数据时钟输出
- 时钟占空比稳定器
应用
- 无线和有线宽带通信
- 电缆反向路径
- 通信测试设备
- 雷达和卫星子系统
- 功率放大器线性化
(图片:引出线)