AD1933WBSTZ设计用于低EMI。这种考虑在系统和电路设计架构中都是显而易见的。通过使用板载PLL从LR时钟或外部晶体获得主时钟,AD1933WBSTZ无需单独的高频主时钟,也可与抑制位时钟一起使用。DAC采用最新的模拟器件连续时间架构设计,以进一步减少EMI。通过使用3.3V电源,可将功耗降至最低,从而进一步减少排放。
应用:
特色
- PLL生成或直接主时钟
- 低EMI设计
- 具有110dB动态范围和SNR的DAC
- −96 dB THD+N
- 3.3 V单电源
- 5V逻辑输入公差
- 支持24位和8 kHz至192 kHz采样率
- 差分DAC输出
- 具有自动放大功能的日志音量控制
- SPI®可控,实现灵活性
- 软件可控无点击静音
- 有关其他功能,请参阅数据表
应用
- 汽车音响系统
- 家庭影院系统
- 机顶盒
- 数字音频效果处理器
(图片:引出线)