ADAU1962WBSTZRL是一种高性能的单片数字模拟转换器(DAC),它使用获得专利的多位sigma-delta(∑-Δ)架构为12个DAC提供差分输出。包括SPI/I2C端口,允许微控制器调节音量和许多其他参数。ADAU1962WBSTZRL使用2.5 V数字、5 Vanalog和3.3 V或5 V输入/输出电源工作。包括线性调节器以从模拟电源电压生成数字电源电压。
ADAU1962WBSTZRL设计用于低电磁干扰(EMI),这在系统和电路设计架构中都很明显。通过使用板载锁相环(PLL)从外部左-右帧时钟(LRCLK)/帧时钟导出内部主时钟,ADAU1962WBSTZRL消除了对单独的高频主时钟的需求,可以与或不使用位时钟一起使用。DAC采用最新的Analog Devices连续时间架构设计,以进一步减少EMI。通过使用2.5V数字电源,功耗最小化,数字波形的幅度更小,进一步减少了排放。
ADAU1962WBSTZRL采用80导联LQFP封装。请注意,在本数据表中,多功能引脚(如SCLK/SCL/SA)由整个引脚名称或引脚的单个功能(如SCLK)引用,而只有该功能是相关的。
特色
- 118 dB DAC动态范围
- −98 dB THD+N
- 差分电压DAC输出
- 2.5 V数字、5 V模拟和3.3 V或5 V输入/输出电源
- 421 mW总静态功耗
- PLL生成或直接主时钟
- 低EMI设计
- 用于生成数字电源的线性调节器驱动器
- 支持24位和32 kHz至192 kHz采样率
- 低传播192 kHz采样率模式
- 具有自动放大功能的日志音量控制
- 有关其他功能,请参阅数据表
应用
- 汽车音响系统
- 家庭影院系统
- 数字音频效果处理器
(图片:引出线)