双串行输入、电压输出DAC
无需外部组件
110 dB信噪比
0.003%THD+N
每个通道以16 3次过采样操作
65伏操作
同相输出
116 dB信道分离
引脚与AD1864兼容
DIP或SOIC封装
应用
多通道音频应用
光盘播放机
多语音键盘乐器
DAT播放器和录音机
数字调音台
多媒体工作站
产品说明
AD1865是一个完整的双18位DAC,提供卓越的THD+N和SNR,同时不需要外部组件。包括两个完整的信号通道。这导致同相的电压或电流输出信号,并且消除了对输出多路分解电路的需要。单片AD1865芯片包括CMOS逻辑元件、双极和MOS线性元件以及激光修整薄膜电阻元件,所有这些都是在Analog Devices的ABCMOS工艺上制造的。
AD1865芯片上的DAC采用部分分段架构。每个DAC的前四个MSB被分割成15个元素。使用标准R-2R技术生产14个LSB。分段和R-2R电阻器经过激光修整,以提供极低的总谐波失真。这种体系结构最大限度地减少了主要代码转换时的错误,从而导致低输出毛刺,并消除了对外部去毛刺器的需要。当用于电流输出模式时,AD1865提供两个±1 mA的输出信号。
每个通道都配有高性能输出放大器。这些放大器实现快速稳定和高转换速率,在高达8 mA的负载电流下产生±3 V的信号。每个输出放大器都有短路保护,可以承受对地的无限短路。
AD1865旨在平衡两组相反的要求,即信道分离和DAC匹配。高通道间距是精心布局的结果。同时,AD1865的两个通道都经过了设计,以确保匹配的增益和线性以及随时间和温度的跟踪。这确保了在立体声和多DAC每通道应用中使用时的最佳性能。
通用数字接口允许AD1865直接连接到标准数字滤波器芯片。该接口采用五个信号:数据左(DL)、数据右(DR)、锁存左(LL)、锁锁右(LR)和时钟(CLK)。DL和DR是左右DAC输入寄存器的串行输入引脚。在CLK的上升沿,输入数据位被时钟送入输入寄存器。低电平锁存器边沿更新相应的DAC输出。对于仅使用单个锁存器信号的系统,LL和LR可以连接在一起。对于仅使用一个DATA信号的系统,DR和DL可以连接在一起。
AD1865使用±5 V电源工作。数字电源VL可与模拟电源VS和-VS分开,以减少数字馈通。还提供了单独的模拟和数字接地引脚。
AD1865通常仅消耗225 mW,最大功耗为260 mW。AD1865封装在24针塑料DIP和28针SOIC封装中。保证在-25°C至+70°C的温度范围和±4.75 V至±5.25 V的电压供应范围内运行。
(图片:引出线)