ispLSI 2032和2032A是高密度可编程逻辑器件。这些设备包含32个寄存器、32个通用I/O引脚、两个专用输入引脚、三个专用时钟输入引脚、一个专用全局OE输入引脚和一个全局路由池(GRP)。GRP在所有这些元件之间提供了完整的互连性。ispLSI 2032和2032A具有5V系统内可编程性和系统内诊断能力。ispLSI 2032和2032A提供了逻辑的非易失性重新编程能力,以及提供真正可重新配置系统的互连。
这些设备上的基本逻辑单元是通用逻辑块(GLB)。GLB标记为A0、A1。。A7(图1)。ispLSI 2032和2032A器件中总共有八个GLB。每个GLB由四个宏小区组成。每个GLB有18个输入,一个可编程的“与/或/异或”阵列,以及四个输出,可以配置为组合或注册。GLB的输入来自GRP和专用输入。所有GLB输出都被带回GRP,以便它们可以连接到设备上任何GLB的输入。
特色
增强功能
-ispLSI 2032A与ispLSI 2032在形式和功能上完全兼容,具有相同的时序规格和封装
-ispLSI 2032A基于先进的0.35微米E2 CMOS®技术
•高密度可编程逻辑
-1000 PLD闸门
-32个I/O引脚,两个专用输入
-32寄存器
-高速全球互连
-用于快速计数器、状态机、地址解码器等的宽输入门控。
-用于随机逻辑的小逻辑块大小
•高性能E2 CMOS®技术
-fmax=180 MHz最大工作频率
-tpd=5.0 ns传播延迟
-TTL兼容输入和输出
-电可擦除和可重新编程
-非挥发性
-制造时100%测试
-未使用的产品期限关闭可节省电力
系统内可编程
-系统内可编程(ISP™) 仅5V
-提高制造产量,缩短上市时间,提高产品质量
-重新编程焊接设备以实现更快的原型制作
•通过现场可编程门阵列的密度和灵活性,提供PLD的易用性和快速系统速度
-完整的可编程设备可以结合胶合逻辑和结构化设计
-增强的引脚锁定能力
-三个专用时钟输入引脚
-同步和异步时钟
-最小化开关噪声的可编程输出回转率控制
-柔性销放置
-优化的全局路由池提供全局互连
(图片:引出线)