MACH®5系列由广泛的高密度和高I/O复杂可编程逻辑器件(CPLD)组成。第五代MACH架构在高CPLD密度、低功耗下实现了快速,并支持系统内可编程性、边界扫描可测试性和高级时钟选项等其他功能。MACH 5系列提供5 V(M5 xxx)和3.3 V(M5LV xxx)操作。
MACH 5器件采用E2CMOS工艺技术,在最先进的ISO 9000合格制造设施中制造,引脚到引脚延迟快至5.5纳秒。5.5、6.5、7.5、10和12 ns设备符合PCI本地总线规范。
凭借莱迪思独特的分层架构,MACH 5系列可提供多达512个宏单元的密度,以支持全系统逻辑集成。广泛的路由资源可确保引脚保持率和高利用率。它非常适合PAL®块设备集成和广泛的其他应用,包括高速计算、低功耗应用、通信和嵌入式控制。在每个宏单元密度点,莱迪思都提供多种I/O和封装选项,以满足广泛的设计需求。
高级电源管理选项允许设计人员在保持当今复杂设计所需的性能水平的同时逐步降低电源。I/O安全功能允许混合电压设计,并且3.3V和5V设备版本都可以通过IEEE 1149.1测试访问端口(TAP)接口进行系统内编程。
特色
◆ 高逻辑密度和I/O,可提高逻辑集成度
-128至512个宏小区密度
-68到256个I/O
◆ 广泛选择密度和I/O组合,以支持大多数应用需求
-6个宏小区密度选项
-7个I/O选项
-每个宏单元密度最多4个I/O选项
-每个封装最多5个密度和I/O选项
◆ 满足系统需求的性能特征
-5.5 ns tPD商用,7.5 ns tPD工业
-182 MHz频率CNT
-每个模块四个可编程功率/速度设置
◆ 灵活的体系结构有助于逻辑设计
-多级交换机矩阵允许基于性能的路由
-100%可布线性和引脚保持率
-同步和异步时钟,包括双边缘时钟
-异步积项或和项设置或重置
-16至64输出启用
-最多32个产品术语的功能
◆ 易于系统集成的高级功能
-3.3V和5-V JEDEC兼容操作
-符合IEEE 1149.1的边界扫描测试
-通过IEEE 1149.1边界扫描测试访问端口在系统中编程3.3V和5V
-PCI兼容(-5/-6/-7/-10/-12速度等级)
-混合电源电压系统设计安全
-公交车友好型™ 输入和I/O
-单个输出转换速率控制
-热套接
-可编程安全位
◆ 先进的E2CMOS工艺提供高性能、经济高效的解决方案
◆ ispDesignEXPERT支持™ 快速逻辑开发软件
-支持HDL设计方法,结果针对MACH 5设备进行优化
-适应用户需求的灵活性
-确保客户成功的软件合作伙伴关系
◆ Lattice和第三方硬件编程支持
-LatticePRO公司™ 用于在PC和自动测试设备上支持系统内可编程性的软件
-所有主要程序员的编程支持,包括数据I/O、BP Microsystems、Advin和System General