特色
基于第三代多阵列矩阵(MAX®)架构的高性能CMOS EEPROM可编程逻辑器件(PLD)
■ 通过内置IEEE标准1149.1联合测试行动组(JTAG)接口实现5.0-V系统内可编程性(ISP)
■ 符合IEEE标准1149.1-1990的内置JTAG边界扫描测试(BST)电路
■ 高密度可擦除可编程逻辑器件(EPLD)系列,可用门数从6000到12000(见表1)
■ 10 ns管脚到管脚逻辑延迟,计数器频率高达144 MHz
■ 完全符合外围组件互连特殊利益集团(PCI SIG)PCI本地总线规范2.2版
■ 用于独立使用组合逻辑和注册逻辑的双输出宏单元
■ FastTrack®互连可实现快速、可预测的互连延迟
■ 输入/输出寄存器,在所有I/O引脚上具有清除和时钟启用功能
■ 可编程输出转换速率控制,降低开关噪声
■ 多电压™ I/O接口操作,允许设备与3.3-V和5.0-V设备接口
■ 可配置的扩展器产品术语分布,允许每个宏单元最多32个产品术语
■ 可编程节能模式,每个宏小区的功耗降低50%以上
■ 通过内置IEEE标准1149.1联合测试行动组(JTAG)接口实现5.0-V系统内可编程性(ISP)
■ 符合IEEE标准1149.1-1990的内置JTAG边界扫描测试(BST)电路
■ 高密度可擦除可编程逻辑器件(EPLD)系列,可用门数从6000到12000(见表1)
■ 10 ns管脚到管脚逻辑延迟,计数器频率高达144 MHz
■ 完全符合外围组件互连特殊利益集团(PCI SIG)PCI本地总线规范2.2版
■ 用于独立使用组合逻辑和注册逻辑的双输出宏单元
■ FastTrack®互连可实现快速、可预测的互连延迟
■ 输入/输出寄存器,在所有I/O引脚上具有清除和时钟启用功能
■ 可编程输出转换速率控制,降低开关噪声
■ 多电压™ I/O接口操作,允许设备与3.3-V和5.0-V设备接口
■ 可配置的扩展器产品术语分布,允许每个宏单元最多32个产品术语
■ 可编程节能模式,每个宏小区的功耗降低50%以上