特色
•针对1.8V系统进行了优化
-快至5.7 ns针对针延迟
-低至13μA静态电流
•业界最好的0.18微米CMOS CPLD
-优化架构,实现有效的逻辑综合。
请参阅CoolRunner™-II系列数据表
架构描述。
-多电压I/O操作-1.5V至3.3V
•提供多种包装选项
-100引脚VQFP,80用户I/O
-144引脚TQFP,118用户I/O
-132球CP(0.5mm)BGA,106用户I/O
-208针PQFP,带173个用户I/O
-256球FT(1.0mm)BGA,184用户I/O
-所有包装均不含铅