介绍
这个Spartan@-ll现场可编程门阵列系列以极低的价格为用户提供了高性能、丰富的逻辑资源和丰富的功能集。如表1所示,六个成员家族提供的密度范围为15000至200000个系统门。系统性能最高支持200 MHz。功能包括锁定RAM(最多56K位)、分布式RAM(最多75264位)、16个可选I/O标准和四个DLL。快速、可预测的互连意味着连续的设计迭代继续满足时序要求。
Spartan lI系列是掩模编程ASIC的一个优越选择。FPGA避免了传统ASIC的初始成本、冗长的开发周期和固有风险。此外,FPGA可编程性允许现场设计升级,无需更换硬件(ASIC不可能)。
特征
·第二代ASIC替换技术
-密度高达5292个逻辑单元,具有多达200000个系统门
-基于Virtex?的简化功能?FPGA架构
-无限重编程能力
-成本非常低
-成本有效的0.18微米工艺
·系统级功能
-SelectRAM TM分层存储器:16bits/LUT分布式RAM可配置4K位块RAM
·与外部RAM的快速接口
-完全符合PCI
-低功耗分段路由架构
-验证/可观测性的完全读回能力
-用于高速运算的专用进位逻辑
-高效乘数支持
-用于广泛输入功能的级联链
-丰富的寄存器/锁存器,具有启用、设置和重置功能
-用于高级时钟控制的四个专用DLL
-四个主要的低偏斜全局时钟分配网络
-IEEE 1149.1兼容边界扫描逻辑
·多功能I/O和封装
-无铅包装选项
-各种密度的低成本包装
-通用软件包中的系列封装兼容性
-16高性能接口标准
-热插拔紧凑型PCI友好型
-零保持时间简化了系统计时
·核心逻辑以2.5V供电,I/O以1.5V、2.5V或3.3V供电
·强大的XilinxISE开发系统完全支持
-全自动映射、放置和布线
特色
- 低功耗3.3V 256宏单元CPLD
- 7.0 ns管脚到管脚逻辑延迟
- 系统频率高达154 MHz
- 256个宏小区,6000个可用门
- 可提供小型封装
- 144引脚TQFP(120个用户I/O引脚)
- 208引脚PQFP(164用户I/O)
- 256球FBGA(164用户I/O)
- 280球CS BGA(164用户I/O)
- 针对3.3V系统进行了优化
- 超低功率运行
- 25°C时18μA的典型待机电流
- 带3.3V核心电源的5V耐受I/O引脚
- 先进的0.35微米五层金属EEPROM工艺
- 快速零功率™ (FZP)CMOS设计技术
- 3.3V PCI电气规格兼容输出(任何输入或I/O上无内部箝位二极管)
- 高级系统功能
- 系统内编程
- 输入寄存器
- 可预测时间模型
- 每个功能块最多可提供23个时钟
- 在设计更改过程中保持出色的销保持力
- 完整IEEE标准1149.1边界扫描(JTAG)
- 四个全球时钟
- 每个功能块八个产品术语控制术语
- 快速ISP编程时间
- 用于额外I/O的端口启用引脚
- 工业级电压范围内的2.7V至3.6V电源电压
- 每个输出的可编程转换速率控制
- 安全位防止未经授权的访问
- 请参阅CoolRunner™ 用于架构描述的XPLA3系列数据表(DS012)
(图片:引线/示意图)