FastFLASH XC9500XL系列是一个3.3V CPLD系列,适用于高端通信和计算系统中的高性能、低电压应用,其中高设备可靠性和低功耗非常重要。每个XC9500XL设备都支持系统内编程(ISP)和完整的IEEE Std 1149.1(JTAG)边界扫描,从而为小尺寸封装提供卓越的调试和设计迭代能力。XC9500XL系列设计用于与Xilinx®Virtex®、Spartan®-XL和XC4000XL FPGA系列紧密配合,使系统设计者能够在快速接口电路和高密度通用逻辑之间进行最佳逻辑划分。XC9500XL器件的逻辑密度范围分别为800到6400个可用门和36到288个寄存器。XC9500XL系列成员是完全引脚兼容的,允许在给定封装尺寸内跨多个密度选项轻松进行设计迁移。XC9500XL体系结构功能满足系统内可编程性的要求。增强的引脚锁定功能避免了昂贵的电路板返工。整个商业操作范围内的系统内编程和高编程耐久性评级为系统现场升级提供了无忧的重新配置。扩展的数据保留支持更长、更可靠的系统操作寿命。先进的系统功能包括输出转换速率控制和用户可编程接地引脚,以帮助降低系统噪声。每个用户引脚与5V、3.3V和2.5V输入兼容,输出可配置为3.3V或2.5V操作。XC9500XL设备呈现对称的全3.3V输出电压摆动,以允许平衡的上升和下降时间。
特色
-5 ns管脚到管脚逻辑延迟,内部系统频率高达208 MHz
-小型封装,包括VQFP、TQFP和CSP(芯片级封装)
-所有包装均不含铅
-低功率运行
-5V耐受I/O引脚接受5V、3.3V和2.5V信号
-3.3V或2.5V输出能力
-先进的0.35微米特征尺寸CMOS FastFLASH技术
•高级系统功能
-系统内可编程
-通过FastCONNECT II开关矩阵实现卓越的引脚锁定和可布线性
-超宽54输入功能块
-每个宏小区最多90个产品术语,具有单独的产品术语分配
-具有三个全局和一个乘积项时钟的本地时钟反转
-具有本地反转的每个输出引脚的单独输出启用
-所有用户和边界扫描引脚输入上的输入滞后
-所有用户引脚输入上的总线保持电路
-支持热插拔能力
-完整IEEE标准1149.1边界扫描(JTAG)
所有设备上的支持
•四针兼容设备密度
-36至288个宏小区,具有800至6400个可用门
•快速并行编程
•单个输出的回转率控制
•增强的数据安全功能
•卓越的质量和可靠性
-10000次编程/擦除循环耐久等级
-20年数据保留期
•引脚与通用封装封装中的5V芯XC9500系列兼容