久芯网

XA2C64A-8VQG44Q

  • 描述:宏单元数量: 64 最大延迟时间 (tpd): 6.7 ns I/O数量: thirty-three 供应商设备包装: 44-VQFP(10x10) 工作温度: -40摄氏度~105摄氏度(TA) 安装类别: 表面安装
  • 品牌: AMD塞琳思 (AMD Xilinx)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 320

数量 单价 合计
320+ 88.72552 28392.16800
  • 库存: 0
  • 单价: ¥88.72553
  • 数量:
    - +
  • 总计: ¥28,392.17
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 安装类别 表面安装
  • 逻辑元件/块的数量 four
  • 宏单元数量 64
  • 可编程型 系统可编程
  • 包装/外壳 44-TQFP
  • 制造厂商 AMD塞琳思 (AMD Xilinx)
  • 内部电源电压 1.7伏~1.9伏
  • 最大延迟时间 (tpd) 6.7 ns
  • 闸门数量 1500
  • I/O数量 thirty-three
  • 供应商设备包装 44-VQFP(10x10)
  • 工作温度 -40摄氏度~105摄氏度(TA)
  • 特点 -
  • 色彩/颜色 -

XA2C64A-8VQG44Q 产品详情

CoolRunner II Automotive 64宏电池设备专为高性能和低功耗应用而设计。这为高端通信设备节省了电力,为电池操作设备提供了高速。由于低功耗待机和动态操作,提高了系统的整体可靠性。该设备由四个功能块组成,通过低功耗高级互连矩阵(AIM)相互连接。AIM向每个功能块提供40个真输入和补码输入。功能块由40乘56个P项PLA和16个宏单元组成,这些宏单元包含允许组合或注册操作模式的多个配置位。此外,这些寄存器可以全局复位或预置,并配置为D或T触发器或D锁存器。

还有多个时钟信号,包括全局和本地乘积项类型,基于每个宏小区进行配置。输出引脚配置包括转换速率限制、总线保持、上拉、漏极开路和可编程接地。每个输入引脚都有施密特触发器输入。除了存储宏小区输出状态之外,宏小区寄存器可以被配置为“直接输入”寄存器,以直接存储来自输入引脚的信号。时钟可在全局或功能块基础上使用。三个全局时钟可用于所有功能块作为同步时钟源。宏单元寄存器可单独配置为通电至零或一状态。全局设置/重置控制线也可用于在操作期间异步设置或重置所选寄存器。附加的本地时钟、同步时钟使能、异步设置/复位和输出使能信号可以在每个宏单元或每个功能块的基础上使用乘积项来形成。

特色

•AEC-Q100设备鉴定和全面PPAP支持
可提供I级和扩展温度Q级
•保证满足以上所有电气规范
TA=-40°C至+105°C,TJ最大值=+125°C(Q级)
•针对1.8V系统进行了优化
•业界最好的0.18微米CMOS CPLD
-用于有效逻辑综合的优化架构
-多电压I/O操作-1.5V至3.3V
•提供以下包装选项
-44针VQFP,带33个用户I/O
-100引脚VQFP,带64个用户I/O
-所有包装均不含铅
•高级系统功能
-系统编程速度最快
·使用IEEE 1532(JTAG)接口的1.8V ISP
-IEEE1149.1 JTAG边界扫描测试
-可选施密特触发器输入(每个引脚)
-两个独立的I/O组
-RealDigital公司™ 100%CMOS产品术语
一代
-灵活的计时模式
·可选DualEDGE触发寄存器
-具有宏小区控制的全局信号选项
·每个宏小区具有相位选择的多个全局时钟
·多个全局输出启用
·全局设置/重置
-有效的控制项时钟、输出启用和
为每个宏单元设置/重置,并在功能块之间共享
-高级设计安全性
-可选总线保持、3态或弱上拉
选定的I/O引脚
-有线OR和LED的漏极开路输出选项
驾驶
-未使用I/O的可选可配置接地
-与1.5V、1.8V和1.8V兼容的混合I/O电压,
2.5V和3.3V逻辑电平
-PLA架构
·卓越的引脚保持力
·跨功能块的100%产品术语可路由性
-可热插拔
XA2C64A-8VQG44Q所属分类:复杂可编程逻辑器件(CPLD),XA2C64A-8VQG44Q 由 AMD塞琳思 (AMD Xilinx) 设计生产,可通过久芯网进行购买。XA2C64A-8VQG44Q价格参考¥88.725525,你可以下载 XA2C64A-8VQG44Q中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询XA2C64A-8VQG44Q规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部